„W Lattice jesteśmy dumni, iż możemy przewodzić postępowi technologicznemu w zakresie małych układów FPGA o niskim poborze mocy, zapewniając naszym klientom optymalne urządzenia, narzędzia i rozwiązania do projektowania przełomowych aplikacji, które są energooszczędne, szybkie i bezpieczne” – powiedział Esam Elashmawi , dyrektor ds. strategii i marketingu w firmie Lattice Semiconductor. „Od brzegu po chmurę w różnych branżach, układy FPGA stoją w czołówce innowacji, a my jesteśmy zaangażowani w dostarczanie wszechstronnych i solidnych rozwiązań FPGA małego i średniego zasięgu, które umożliwiają naszym klientom i partnerom uwolnienie ich pełnego potencjału. “
Postęp w innowacjach w małych układach FPGA
Nowa mała platforma FPGA Lattice Nexus 2 łączy w sobie udoskonalenia w zakresie łączności, optymalizację mocy i wydajności oraz wiodące funkcje bezpieczeństwa i niezawodności, aby sprostać rosnącemu zapotrzebowaniu na aplikacje brzegowe wymagające wydajnego przetwarzania, mostkowania i możliwości sterowania.
Zbudowany w oparciu o sprawdzoną technologię procesową FinFET TSMC 16 nm, Lattice Nexus 2 kontynuuje wiodącą pozycję firmy w zakresie małej mocy i małych układów FPGA, zapewniając klientom:
Efektywność energetyczna
- Do 3 razy niższa moc w porównaniu z konkurencyjnymi urządzeniami podobnej klasy, co pozwala na zwiększenie wydajności energetycznej i termicznej, zmniejszenie kosztów operacyjnych i większą niezawodność.
- Do 10 razy bardziej energooszczędne monitorowanie czujników krawędziowych w porównaniu z konkurencyjnymi urządzeniami podobnej klasy.
Wydajność
- Do 3,2 razy większa prędkość MIPI w porównaniu do konkurencyjnych urządzeń podobnej klasy, zapewniająca szybszą łączność i transfer danych.
- Do 10 razy krótszy czas konfiguracji w porównaniu z konkurencyjnymi urządzeniami podobnej klasy, zwiększając ogólną wydajność, odporność na awarie i bezpieczeństwo w zastosowaniach o krytycznym znaczeniu dla bezpieczeństwa.
Współczynnik kształtu
- Do 5 razy mniejszy rozmiar niż konkurencyjne urządzenia podobnej klasy, co umożliwia uproszczone i wydajne projektowanie systemów.
Łączność
- Łączy w sobie wieloprotokołowy SERDES 16G z kontrolerem PCIe Gen 4, wysoką wydajnością we/wy, obsługą szybkiego interfejsu pamięci LPDDR4 oraz wiodącymi w branży MIPI D i C-PHY do 7,98 Gb/s.
Bezpieczeństwo
- Wiodące w branży zabezpieczenia z 256-bitowym szyfrowaniem AES-GCM i SHA3-512; zgodny ze standardami FIPS 140-3 poziom 2.
- Zwinność kryptograficzna, gotowość post-kwantowa i ochrona przed temperamentem.
- Zintegrowana pamięć flash umożliwiająca szybszą i bezpieczniejszą konfigurację.
- Opcje użytkownika końcowego spełniające potrzeby klientów w zakresie bezpieczeństwa danych w ruchu.
Platforma Lattice Nexus 2 została zaprojektowana pod kątem skalowalności, która umożliwi szybki rozwój wielu nowych rodzin urządzeń, począwszy od dzisiaj wraz z wprowadzeniem na rynek rodziny FPGA ogólnego przeznaczenia Lattice Certus -N2. Układy FPGA Lattice Certus-N2 są już próbkowane i są obsługiwane przez najnowsze wersje systemu do projektowania Lattice Propel i Lattice Radiant.
Rozszerzanie oferty układów FPGA średniej klasy
Zbudowane na wielokrotnie nagradzanej platformie Lattice Avant, Avant 30 i Avant 50 oferują klientom nowe opcje pojemności, umożliwiające tworzenie zoptymalizowanych i zaawansowanych aplikacji łączności na krawędziach. Urządzenia te zapewniają klientom więcej opcji łączności, możliwości funkcjonalnych i funkcji.
Rozszerzone stosy rozwiązań
Firma Lattice ogłosiła nowe wersje narzędzi programowych Lattice Radiant i Lattice Propel, które obsługują nową platformę Lattice Nexus 2 FPGA, rodzinę Lattice Certus-N2 FPGA i urządzenia Lattice Avant, wraz z nowymi funkcjami, w tym wariantami RISC-V oraz ulepszonym debugowaniem, obliczaniem mocy i łatwość użycia.
Lattice ogłosiło także cztery aktualizacje stosu rozwiązań w zakresie sztucznej inteligencji na krawędziach z Lattice sensAI, wbudowanej wizji z Lattice mVision, automatyzacji fabryki z Lattice Automate i projektów motoryzacyjnych z Lattice Drive. Aktualizacje te obejmują lepszą wydajność dzięki ulepszonym funkcjom specyficznym dla aplikacji oraz rozszerzonym projektom IP, demonstracyjnym i referencyjnym.
Ogłoszenia te ogłoszono dzisiaj podczas transmisji na żywo z konferencji Lattice Developers Conference 2024, której powtórka będzie niedługo dostępna na stronie portalu wydarzenia. Konferencja Lattice Developers Conference odbywa się wirtualnie w dniach 10–11 grudnia 2024 r. i obejmuje niesamowity zestaw przemówień programowych, sesje grupowe oraz solidną prezentację demonstracji technologii opartej na FPGA firmy Lattice i innych liderów branży.